

# 数字集成电路

第四讲 导线

## 简介

- □ 在集成电路发展的大部分时间里,芯片 上的互连线的影响在设计中被忽略。
- □随着工艺的发展,在深亚微米/超深亚微米,导线引起的寄生效应对电路性能的影响越来越大。——速度、能耗和可靠性等。
- □ 仔细分析半导体工艺中互连线的作用和 特性对于数字集成电路设计极为重要。

### 在集成电路中构成导线的因素

- □金属:铝、铜
- □多晶硅
- □实现源区和漏区的重掺杂n+和p+扩散层

### 导线的寄生参数效应

- □电容、电阻和电感
  - 使传播延时增加,性能下降
  - ■影响能耗和功率分布
  - 都会引起额外的噪声来源,从而影响电路的 可靠性
- □ 在分析和设计过程中,如果考虑所有节点的所有寄生效应,不现实!!!

# 导线





physical

一个总线网络中每条导线把一个或多个发送器连至一组接收器。每条导线由一系列不同长度和几何尺寸的导线段构成。

假设所有导线段都在同一互连层上实现,并且通过一层绝缘材料与硅衬底隔离以及相互隔离。

## 芯片上互连线的影响



## 导线模型



All-inclusive model



Capacitance-only

## 分析过程中对模型进行简化

- □ 如果导线的电阻很大,或者外加信号的上升和 下降时间很慢,则电感的影响可以忽略;
- □ 当导线很短,导线的截面积很大,或者所采用的互连材料电阻率很低时,则可以采用只含电容的模型。
- □ 当相邻导线间的间距很大,或者当导线只在一段很短的距离上靠近在一起的时候,导线间的电容可以被忽略,并且所有的寄生电容都可以模拟成接地电容。

# 4.3.1互连参数





## Capacitance of Wire Interconnect



**Fanout** 

Simplified Model



### 电容: 平板模型

### 一条简单的矩形导线放在半导体衬底之上。



$$c_{int} = \frac{\mathcal{E}_{di}}{t_{di}} WL$$

# 介电常数

真空

气凝胶

聚酰亚胺(有机物)

二氧化硅 玻璃环氧树脂

*氮化硅 氧化铝* 

硅

| Material                                          | $\epsilon_r$ |
|---------------------------------------------------|--------------|
| Free space                                        | 1            |
| Aerogels                                          | ~1.5         |
| Polyimides (organic)                              | 3-4          |
| Silicon dioxide                                   | 3.9          |
| Glass-epoxy (PC board)                            | 5            |
| Silicon Nitride (Si <sub>3</sub> N <sub>4</sub> ) | 7.5          |
| Alumina (package)                                 | 9.5          |
| Silicon                                           | 11.7         |

### 平板电容模型过于简单

- □ 为了在减小工艺尺寸的同时使导线的电阻最小,希望能保持导线的截面(WXH)尽可能地大。但是,较小的W值可得到较密集地布线,具有较少的面积开销。
- □ W/H的值在稳步下降,在先进的工艺中已经降到了1以下。
- □ 平行板电容模型变得很不精确,导线侧面与衬底 之间的电容(边缘电容)不能被忽略,而成为总 电容的一部分。

# 边缘电容(Fringing Capacitance)

等效电容: (平板电容) 宽度为w的导线与接地平面之间的垂直电场决定,以及(边缘电容) 一条直径等于互连线厚度H的





边缘电容的计算:等 效为圆柱形电容器的 电容

## Fringing versus Parallel Plate



当W/H小于1.5时,边缘电容变成了主要部分。

对于较小的线宽,边缘电容可以是总电容增加**10**倍以上。

一个有趣的现象:当线宽小于绝缘层的厚度时,总电容会趋于 1pF/cm,不再与线宽有关。

# 线间电容



每条导线并不是只与接地的衬底耦合,而且也与处在同一层以及相邻层上的临近导线耦合。

## 互连电容与设计规则之间的关系



假设绝缘层和导线的厚度保持不变,而其它尺寸按比例改变。当W变成小于1.75H时,导线间的电容开始占据主导地位。

# Wiring Capacitances (0.25 µm CMOS)

|      | Field | Active | Poly | Al1 | Al2 | Al3 | Al4 |
|------|-------|--------|------|-----|-----|-----|-----|
| Poly | 88    |        |      |     |     |     |     |
|      | 54    |        |      |     |     |     |     |
| Al1  | 30    | 41     | 57   |     |     |     |     |
|      | 40    | 47     | 54   |     |     |     |     |
| Al2  | 13    | 15     | 17   | 36  |     |     |     |
|      | 25    | 27     | 29   | 45  |     |     |     |
| Al3  | 8.9   | 9.4    | 10   | 15  | 41  |     |     |
|      | 18    | 19     | 20   | 27  | 49  |     |     |
| Al4  | 6.5   | 6.8    | 7    | 8.9 | 15  | 35  |     |
|      | 14    | 15     | 1.5  | 18  | 27  | 45  |     |
| Al5  | 5.2   | 5.4    | 5.4  | 6.6 | 9.1 | 14  | 38  |
|      | 12    | 12     | 12   | 14  | 19  | 27  | 52  |

0.25µm CMOS工艺的平面电容(aF/um²)和边缘电容(阴影的行) (aF/um)

注: aF (阿法) 1F=10<sup>18</sup>aF

### 同层导线间的电容

| Layer       | Poly | All | Al2 | Al3 | Al4 | Al5 |
|-------------|------|-----|-----|-----|-----|-----|
| Capacitance | 40   | 95  | 85  | 85  | 85  | 115 |

布置在同一层上彼此间有最小间距的平行导线间电容的典型值。这些数据同时包括平板电容和边缘电容。

电容值与工艺密切相关(表中给出的是典型值)。

在相邻一层放置的接地平面将终止大部分的边缘电场并有效的减小导线间的电容。

多晶硅由于厚度较小而使线间电容减小。

较厚的AI5导线具有最大的线间电容,把它用于对干扰不敏感的全局信号,比如电源线。

### 例题: 金属导线的电容

#### 例4.1 P104

考虑一条布在第一层金属铝上的一条长10cm、宽1µm的连线, (1) 计算其平板电容和边缘电容; (2) 假设第二条导线布在第一条旁边,并且之间只相隔最小距离,计算它们之间的耦合电容。

- 解: (1) 平板电容: (0.1 X 10<sup>6</sup> μm<sup>2</sup>) X 30aF/ μm<sup>2</sup>=3pF 边缘电容: 2 X (0.1 X 10<sup>6</sup> μm) X 40aF/ μm=8pF (两个侧面) 总电容: 11pF
- (2) 耦合电容: Cinter=(0.1 X 10<sup>6</sup> μm) X 95aF/ μm=9.5pF 耦合电容几乎和对地电容一样大!

## 4.3.2 INTERCONNECT





### Wire Resistance



## 常用导体的电阻率

| Material      | ρ (Ω-m)              |
|---------------|----------------------|
| Silver (Ag)   | $1.6 \times 10^{-8}$ |
| Copper (Cu)   | $1.7 \times 10^{-8}$ |
| Gold (Au)     | $2.2 \times 10^{-8}$ |
| Aluminum (Al) | $2.7 \times 10^{-8}$ |
| Tungsten (W)  | $5.5 \times 10^{-8}$ |

铝最常用,但电阻率较大。随着对性能的要求越来越高, 最先进的工艺越来越多地选择铜作为导体。

### **Sheet Resistance**

| Material                                | Sheet Resistance (Ω/□) |
|-----------------------------------------|------------------------|
| n- or p-well diffusion                  | 1000 - 1500            |
| $n^+$ , $p^+$ diffusion                 | 50 - 150               |
| $n^+$ , $p^+$ diffusion with silicide   | 3 – 5                  |
| $n^+$ , $p^+$ polysilicon               | 150 - 200              |
| $n^+$ , $p^+$ polysilicon with silicide | 4 – 5                  |
| Aluminum                                | 0.05 - 0.1             |

结论:对于长互连导线,金属铝是优先考虑的材料。

多晶硅应当只用于局部互连。

尽管扩散层(n+,P+)的方块电阻与多晶硅相当,但是由于它们具有较大的电容(导致较大的RC延时),所以应当避免采用扩散层做导线。

## Dealing with Resistance

- □ Selective Technology Scaling (仔细挑选工艺的缩放比例)
- Use Better Interconnect Materials
  - reduce average wire-length
  - e.g. copper, silicides
- More Interconnect Layers
  - reduce average wire-length

## Polycide Gate MOSFET



Silicides: WSi<sub>2</sub>, TiSi<sub>2</sub>, PtSi<sub>2</sub> and TaSi

**Conductivity: 8-10 times better than Poly** 

## 接触电阻

- □布线层之间的转接给导线带来的额外的电阻。
- □ 优先考虑布线策略时,尽可能地使信号线保持 在一层上并避免过多地接触或通孔。
- □ 使接触孔较大可以降低接触电阻,但电流往往 集中在一个较大的接触孔地周边,这一效应称 为电流聚集,它在实际中将限制接触孔的最大 尺寸。

### 例.金属线的电阻

求长为10cm,宽为1µm,并且在第一层铝上布线的导线的电阻。

解: 假设铝的薄层电阻为 $0.075\Omega/\Box$ ,则:

R=  $0.075\Omega/\Box X$  (0.1 X 10<sup>6</sup> μm) /(1 μm)=7.5k Ω

如果采用薄层电阻为175  $\Omega$ /□的多晶硅来实现该导线,则总电阻增加到17.5M  $\Omega$ ,不可接受!

### Modern Interconnect



### 趋肤效应

- □传统上,导线的电阻看成是线性的和不 变的;
- □在非常高的频率下,导线电阻与频率有 关;
- □高频电流倾向于主要在导体的表面流动 ,其电流密度随进入导体的深度呈指数 下降;

### 趋肤深度δ

□ 趋肤深度: 定义为电流下降为它的额定值的e<sup>-1</sup> 时所处的深度:

$$\delta = \sqrt{\frac{\rho}{\pi f \mu}}$$

其中: f是信号的频率;  $\mu$ 为周围电介质的介电常数(一般情况下等于真空的介电常数,即 $\mu$ = $4\pi$  X  $10^{-7}$  H/m)

铝在1GHz时的趋肤深度为2.6 µm.

## 高频下每单位电阻的表达式



高频时,电阻的增加可以引起在导线上传送信号有额外的衰减,并因此产生失真。

### 趋肤效应的发生

- $\Box$  为了确定趋肤效应的发生,求出趋肤深度等于导体最大尺寸(W或H)一半时的频率 $f_s$ 。
- □ 当频率低于**f**<sub>s</sub>时,整个导线截面都导通电流,导线电阻等于低频时的电阻(常数)。

$$f_{S} = \frac{4\rho}{\pi\mu(\max(W,H))^{2}}$$

## 例题: 趋肤效应和铝导线

#### 例4.3 P107

□一条布置在介电常数为4π X 10-7H/m的SiO<sub>2</sub>绝缘层上铝导线,其电阻率为2.7 X 10-8 Ω-m,由公式4.8可以求出,在1GHz时导线的最大尺寸至少为多少才会导致这一效应比较明显?

$$f_{S} = \frac{4\rho}{\pi\mu(\max(W,H))^{2}}$$

$$1 \times 10^{9} = \frac{4 \times 2.7 \times 10^{-8}}{\pi \times 4\pi \times 10^{-7} \times x^{2}}$$

$$x = 5.2 \times 10^{-6}$$

### 不同宽度导体的趋肤效应

#### Skin effect for different width conductors



在1GHz时,宽度为20 μm的导线电阻增加30%,而宽度为1 μm的导线电阻只增加2%。

## 趋肤效应的总结

- □趋肤效应是较宽导线才有的问题。
- □由于时钟线往往传送一个芯片上最高频率 的信号,并且它也相当宽以限制电阻,因 此趋肤效应首先影响到这些线。
- □ 采用像铜这样的良导体会使趋肤效应在较低频率时就发生。(因为良导体的电阻率低,公式4.8)

### 4.3.3 INTERCONNECT





### 电感简介

- 口在低速设计中, 电感不予以考虑
- □高速设计中,长导线之间的电磁感应会相互 影响,即在导线间发生串扰(crosstalk)

### 电感的计算方法

□ 定义:

$$\Delta V = L \frac{di}{dt}$$

□ 也可以直接从一根导线的几何尺寸和它周围的介质来计算。一条导线(每单位长度)的电容*c*和电感*l*之间的关系:

$$cl = \varepsilon \mu$$

ε: 周围电介质的介电常数

µ:周围电介质的导磁率

### 例4.4 半导体导线的电感

将一条0.25 μm CMOS工艺实现的AI1导线布置在场氧上,由表4.2可以计算出该导线每单位长度的电容:

$$c = (W \times 30 + 2 \times 40)aF / \mu m$$

电感为:  $l = \varepsilon \mu / c = (3.9 \times 8.854 \times 10^{-12}) \times (4\pi \times 10^{-7}) / c$ 

导线宽度分别为0.4 μm 、1 μm 和10 μm 时:

 $W=0.4 \mu \text{m}$ ,  $c=92aF/\mu \text{m}$ ,  $I=0.47pH/\mu \text{m}$ 

 $W=1 \mu m$ ,  $c=110aF/\mu m$ ,  $l=0.39pH/\mu m$ 

 $W=10 \ \mu m$ ,  $c=380aF/\ \mu m$ ,  $l=0.11pH/\ \mu m$ 



4.4 导线模型

### 4.4.1 理想导线

- □ 电路图上的导线是没有任何附加参数和 寄生元件的简单连线,对电路的电气特 性没有任何影响。
- □虽然简单,但有价值,在设计过程的早期希望集中研究被连接的晶体管的性质和特点时往往使用理想导线模型。
- □研究较小的电路元件时,导线往往非常 短,所以其寄生参数可以忽略不计。

### 4.4.2 集总电容模型(Lumped Model)

□一条导线的电路寄生参数沿长度分布,不能 集总于一点;

□当只有一个寄生元件占支配地位时,并且这 些寄生元件之间的相互作用很小时,或者只 考虑电路特性的一个方面时,把各个不同的 部分集总成单个电路元件常常很有用。

### The Lumped Model



只要导线的电阻很小,并且开关 频率较低,就可以合理地只考虑电容 效应,并把分布的电容集总为单个电 容。

该模型中,导线仍表现为一个等势区,导线本身不引入任何延时。对性能的唯一影响是由电容对于驱动门的负载效应引起。

$$C_{lumped} \frac{dV_{out}}{dt} + \frac{V_{out} - V_{in}}{R_{driver}} = 0$$

### 例4.5 求导线的传输延迟和上升延迟

□ 假设电源内阻为10KΩ的一个驱动器,用来驱动一条10cm长、1 μm 宽的铝导线,求导线的传输延迟和上升延迟。

解: 平板电容:  $(0.1 \times 10^6 \mu m^2) \times 30 aF / \mu m^2 = 3 pF$ 

边缘电容:  $2\times(0.1\times10^6 \mu m)\times40aF/\mu m=8pF$ 

总电容: 11pF

 $C_{lumped} \frac{dV_{out}}{dt} + \frac{V_{out} - V_{in}}{R_{driver}} = 0$ 

电路过渡响应函数:  $V_{out}(t) = (1 - e^{-t/\tau})V$ 

到达**50**%的时间:  $t = \ln(2)\tau = 0.69 \times 10k\Omega \times 11pF = 76ns$ 

**10**%~**90**%的时间:  $t = \ln(9)\tau = 2.2 \times 10k\Omega \times 11pF = 242ns$ 

太慢!!! ——降低驱动器的电源内阻

### 集总电容模型的应用

- □应用最为普遍, 在分析电阻和电感效应 时也很有效。
- □ 电源线的电阻和电感都可以看成寄生噪声源,它们会引起电源线上的压降或振荡。

### 4.4.3 集总RC模型

- □集总电容模型只考虑了电容。
- □ 当导线较长时(超过几个毫米),具有明显的电阻。
- □ 在集总电容模型中的等势假设不再合适, 必须采用电阻一电容模型。
- □把每段导线的电阻集总成一个电阻R,把 每段导线总的电容合成一个电容C,这个 简单的模型称为集总RC模型。

### Elmore延时

- □例4.5分析了单电阻单电容电路,其特性 完全可以用微分方程来描述,瞬态响应 用单个时间常数的指数函数模拟。
- □推导一个具有较多数目电容和电阻的电路的正确瞬态响应变得非常复杂,以至于没有求解的可能。
- □如果不能进行全面的SPICE仿真,可以 采用Elmore延时公式来解决。

### The Lumped RC-Model The Elmore Delay



该拓扑的意义: 在源节 点和任何节点i之间存 在一条唯一的电阻路径 ,沿这条路径的总电阻 称为路径电阻Rii

RC树的性质:

- 1、电路只有一个输入节点。
- 2、所有的电容都在某个节点 和地之间。
- 3、该电路不包含任何电阻回 路。

根节点s至节点k和节 点i两条路径的共享电阻:

$$R_{ik} = \sum R_j \Rightarrow (R_j \in [path(s \rightarrow i) \cap path(s \rightarrow k)])$$

节点i 处的Elmore 延时

$$\tau_{Di} = \sum_{\substack{k=1 \\ \text{Wires}}} C_k R_{ik}$$

### 求节点i处的Elmore延时



## The Ellmore Delay RC Chain



Figure 4.13 RC chain.

$$\tau_{DN} = \sum_{i=1}^{N} C_{i} \sum_{j=1}^{i} R_{j} = \sum_{i=1}^{N} C_{i} R_{ii}$$

### Wire Model

Assume: Wire modeled by N equal-length segments

$$\tau_{DN} = \left(\frac{L}{N}\right)^2 (rc + 2rc + \dots + Nrc) = (rcL^2) \frac{N(N+1)}{2N^2} = RC \frac{N+1}{2N}$$

For large values of N:

$$\tau_{DN} = \frac{RC}{2} = \frac{rcL^2}{2}$$

- 结论: 1、一条导线的延时是它长度的二次函数。即导线长度加倍将使延时加大到4倍!
  - 2、分布rc线的延时是按集总RC模型预测的延时的一半。 说明集总模型的延时估计比较保守和悲观。

### 4.4.4 分布rc线



#### 节点i处电压方程:

$$c \Delta L \frac{\partial V_i}{\partial t} = \frac{(V_{i+1} - V_i) + (V_{i-1} - V_i)}{r \Delta L}$$

### 扩散方程

分布rc线的确切特性可以通过减小ΔL, 使它渐进于0来得到:

$$rc\frac{\partial V}{\partial t} = \frac{\partial^2 V}{\partial x^2}$$

其中, V是一个特定点的电压, x是该点和信号源之间的距离. 该方程不存在收敛解, 但可以推导出近似表达式:

$$V_{out}t = 2erfc(\sqrt{\frac{RC}{4t}})$$
 **t<  
=  $1.0 - 1.366e^{-2.5359} \frac{t}{RC} + 0.366e^{-9.4641} \frac{t}{RC}$  **t>>RC****

# 模拟得到的R一C导线的阶跃响应与时间以及位置的关系



### RC-Models中的一些重要参考点

| Voltage Range              | Lumped RC-<br>network | Distributed<br>RC-network |
|----------------------------|-----------------------|---------------------------|
| 0→50% (t <sub>p</sub> )    | 0.69 RC               | 0.38 RC                   |
| <b>0</b> → <b>63</b> % (7) | RC                    | 0.5 RC                    |
| 10%→90% (t <sub>r</sub> )  | 2.2 RC                | 0.9 RC                    |

Step Response of Lumped and Distributed RC Networks:

Points of Interest.

### 例4.8 铝线的RC延时 (10cm长, 1 µm 宽)

- □ 已知: c=110aF/ μm ,r=0.075Ω/ μm
- □ 传播延时: t<sub>p</sub>=0.38RC=0.38×(0.075Ω/ μm) ×(110 aF/ μm)×(10<sup>5</sup> μm )<sup>2</sup>=31.4ns
- □ 同理,可以计算出同一导线使用多晶硅和AI5( 第五层金属)实现时的传播延时分别为112ns 和4.2ns。
- □ 结论: 互连材料和层次的选择对导线的延时有 极大的影响。

### 经验规则一临界长度

是否考虑RC延时的影响?

- □ rc延时只是在t<sub>pRC</sub>近似或超过驱动门的t<sub>pgate</sub>时才予
  - 以考虑
- $L_{crit} = \sqrt{\frac{t_{pgate}}{0.38rc}}$ □临界长度:
- □rc延时只是在导线输入信号的上升(下降)时间小 于导线的上升(下降)时间时才予以考虑

□当这一条件不满足时,信号的变化将比导线的传播 延时慢,采用集中电容模型就足够了。

### Driving an RC-line



 $(R_WC_W)/2 ≥ R_SC_W$ 时,即L≥ $2R_S/r$ 时,导线电阻引起的延时成为主要延时。

假设一个电源内阻为1KΩ的驱动器驱动一条1 $\mu$ m 宽的铝导线 (r=0.075 Ω/  $\mu$ m),则临界长度为2.67cm。

### 铜互连技术

目前的Intel Core2以及AMD K8处理器都采用金属铜导线互连技术。

Intel 45纳米制作工艺在原先的65纳米基础上更进一步,采用了10层铜互连技术。

经过近几年的发展,铜工艺已经日臻成熟,进入量产阶段。但是更多的铜线互连层也会导致互连电路部分的信号延迟,此时Intel选择低介电常数的low k材料作为介电材料。

单纯采用铜来代替铝作为互联材料可以降低信号延迟大约40%,而新型low k材料工艺能够在此基础上进一步使信号延迟降低20%左右,只不过这与控制晶体管漏电又是一对矛盾。

### 展望

- □随着密度的增加,信号延迟问题变得越来越难以解决,而且即便是最新型的low k材料也难以满足未来的需求。
- □目前,多家厂商已开始开发光互连技术。光互连是一种利用各种光传输介质把计算机系统内各部件或各子系统连接起来并通过光来高速传递信息的技术,可以看作是光学与物理学以及IC制造的交叉性新领域。事实上,光互连并不像生物芯片或是其它技术那样遥远,若干后将可能成为主流发展趋势。